1. <strong id="7actg"></strong>
    2. <table id="7actg"></table>

    3. <address id="7actg"></address>
      <address id="7actg"></address>
      1. <object id="7actg"><tt id="7actg"></tt></object>

        臺積電談2nm的實現(xiàn)方式

        共 3649字,需瀏覽 8分鐘

         ·

        2021-07-07 23:53


        在 2021 年 6 月的 VLSI 技術和電路研討會上,舉辦了一個關于“面向 2nm-CMOS 和新興存儲器的先進工藝和器件技術”的短期課程。在本文中,我將回顧前兩個介紹前沿邏輯器件的演講。這兩個演示文稿是互補的,并提供了對邏輯技術可能發(fā)展的出色概述。

        臺積電:未來十年的 CMOS 器件技術


        平面 MOSFET 的柵極長度 (Gate length:Lg) 縮放限制在大約 25nm,因為單表面柵極(single surface gate)對亞表面泄漏( sub surface leakage)的控制很差。

        添加更多的柵極(例如在 FinFET 中),將使其中的溝道被限制在三個柵極之間,從而能夠將 Lg 縮放到溝道厚度的大約 2.5 倍。FinFET 已經(jīng)從英特爾最初采用的高度傾斜鰭壁(highly sloped fin walls )的 22 納米發(fā)展到今天更加垂直的壁(vertical walls)和臺積電為其 5 納米工藝實施的高遷移率溝道 FinFET。

        更高的鰭會增加有效溝道寬度 (effective channel width:Weff),Weff = 2Fh + Fth,其中 Fh 是鰭(Fin)高度,F(xiàn)th 是鰭(Fin)厚度。增加 Weff 會增加重載電路(heavily loaded circuits)的驅動電流,但過高的鰭會浪費有源功率(active power)。直而薄的鰭片有利于短溝道效應(short channel effects),但 Fw 受到遷移率降低和閾值電壓可變性(threshold voltage variability)增加的限制。在他們的 5nm 技術中實施高遷移率溝道(作者指出,用于 pFET 鰭片的 SiGe)使 TSMC 的驅動電流提高了約 18%。

        隨著器件按比例縮小,寄生電阻和電容又將成為一個新問題。CPP(Contacted Poly Pitch)決定標準cell寬度(見圖 1),它是由 Lg、接觸寬度 (Contact Width :Wc) 和墊片厚度 ( Spacer Thickness:Tsp) 組成,CPP = Lg + Wc + 2Tsp。減少 Wc 會增加寄生電阻,除非進行工藝改進以改善接觸,而減少 tsp 會增加寄生電容,除非使用較慢的介電常數(shù)間隔物。

        圖 1. 標準cell大小。

        隨著標準cell高度的降低,每個器件的鰭片數(shù)量必須減少(鰭片減少),見圖 2。

        圖 2. 鰭減少。

        Fin depopulation 減少了單元尺寸,增加了邏輯密度并提供了更高的速度和更低的功率,但它確實降低了驅動電流。

        從 FinFET 過渡到堆疊的水平納米片 (stacked Horizontal Nanosheets:HNS),通過改變片寬(sheet width:見圖 3)和通過堆疊更多片來增加 Weff 的能力來提高靈活性。

         圖 3. 靈活的片寬。

        添加sheets與 Weff 相加,Wee = N*2(W+H),其中 N 為sheets的數(shù)量,W 為sheets的寬度,H 為sheets的高度(厚度)。最終,sheets的數(shù)量受到底部sheets性能的限制。sheets之間的間距隨著寄生電阻和電容的減小而降低,但必須足夠大以使柵極金屬(gate metals)和電介質(dielectric)進入間隙(gap)。在 HNS 堆棧下方有一個底部寄生臺面器件( bottom parasitic mesa device),可以通過注入或介電層進行控制。

        在 FinFET 中,nFET 電子遷移率高于 pFET 空穴遷移率。在 HNS 中,遷移率更加不平衡,電子遷移率更高,空穴遷移率更低??梢酝ㄟ^用 SiGe 包覆溝道(cladding the channel )或使用應變松弛緩沖器( Strain Relaxed Buffer)來提高空穴遷移率,但這兩種技術都會增加工藝復雜性。

        Imec 引入了一個稱為 Forksheet (FS) 的概念,其中在 nFET 和 pFET 之間放置了一個介電層,從而減少了 np 間距,從而形成了更緊湊的標準單元,見圖 4。

        圖 4.Forksheet

        除了具有 FS 的 HNS,還有CFET(Complementary FET ),后者堆疊 nFET 和 pFET,從而無需水平 np 間距。

        圖 5. CFET。

        CFET 選項包括單片集成(monolithic integration),其中的 nFET 和 pFET 器件都制造在同一晶圓上。此外還有順序集成(equential integration),其中的 nFET 和 pFET 制造在單獨的晶圓上,然后結合在一起,這兩種選擇都有多個挑戰(zhàn)仍在研究中。

        除了 CFET,演講者還談到了將晶體管集成到后端 (Back End Of Line:BEOL) 互連中的 3D 集成。這些選項需要具有多晶硅溝道(polysilicon channels )或氧化物半導體的低溫晶體管,這會帶來各種性能和集成挑戰(zhàn)。

        在前端 (Front End Of Line:FEOL) 中,正在探索 CFET 之外的選項,例如高遷移率材料、隧道 FET (Tunnel FETs:TFET)、負電容 FET (Negative Capacitance FETs:NCFET)、低溫 CMOS (Cryogenic CMOS)和低維材料(dimensional materials)。

        低維材料采用納米管或二維材料的形式,這些材料提供比 HNS 更短的 Lg 和更低的功率,但仍處于早期研究階段。低維材料也適用于 HNS/CFET 方法,可選擇堆疊許多層。

        IMEC:HNS/FS/CFET 選項


        隨著 FinFET 達到極限,鰭變得越來越高、越來越薄、越來越近。鰭片數(shù)量減少正在降低驅動電流并增加可變性,見圖 6。

        圖 6. FinFET 縮放。

        當今最先進的技術是每個設備有 2 個鰭片的 6 軌單元(track cell)。轉向單鰭和更窄的 np 間距將需要新的器件架構來提高性能,見圖 7。

        圖 7. 6 軌單元

        為了繼續(xù) CMOS 縮放,我們需要從 FinFET sot HNS 過渡到具有 FS 和 CFET 的 HNS,見圖 8。

        圖 8. 用于 CMOS 縮放的納米片架構。

        從 FinFET 過渡到 HNS 提供了幾個優(yōu)勢,大的 Weff,改進的短溝道效應,這意味著更短的 Lg 和更好的設計靈活性,因為能夠改變片寬,見圖 9。

        圖 9. 從FinFET 到 HNS。

        演講者繼續(xù)詳細介紹 HNS 處理以及一些挑戰(zhàn)和可能的解決方案。除了四個主要模塊外,HNS 工藝與 FinFET 工藝非常相似,見圖 10。

        圖 10. HNS 工藝流程。

        盡管 HNS 流程類似于 FinFET 流程,但不同的關鍵模塊很困難。釋放蝕刻和實現(xiàn)多個閾值電壓特別困難。關于 HNS 所需的流程模塊更改的細節(jié),有很多很好的信息,這超出了像這樣的評論文章的范圍。沒有明確討論的一件事是,為了將 HNS 工藝擴展到 5 軌單元,需要埋入式電源軌 (Buried Power Rails:BPR),這是另一個仍在開發(fā)中的困難工藝模塊。

        正如在之前的演示中所見,F(xiàn)S 可以實現(xiàn) HNS 的進一步擴展。圖 11 展示了介電壁如何微縮( dielectric wall) HNS 單元的更詳細視圖。

        圖 11. 水平 Nanosheet/Forksheet 架構比較。

        FS 工藝需要插入介電壁以減小 np 間距,圖 12 說明了工藝流程。

        圖 12. Forksheet 流程。

        除了 FS,CFET 通過堆疊器件提供零水平 np 間距。圖 13. 說明了 CFET 概念。

        圖 13. CFET 概念。

        CFET 對于 SRAM 縮放特別有趣。SRAM 縮放已經(jīng)放緩并且跟不上邏輯縮放。CFET 提供了將 SRAM 縮放恢復到歷史趨勢的潛力,見圖 14。

        圖 14. 使用 CFET 進行 SRAM 縮放。

        如前所述,有兩種 CFET 制造方法,單片和順序。圖 15 對比了這兩種方法的優(yōu)缺點。

        圖 15. CFET 制造選項。

        推薦閱讀:

        世界的真實格局分析,地球人類社會底層運行原理

        企業(yè)IT技術架構規(guī)劃方案

        論數(shù)字化轉型——轉什么,如何轉?

        企業(yè)10大管理流程圖,數(shù)字化轉型從業(yè)者必備!

        【中臺實踐】華為大數(shù)據(jù)中臺架構分享.pdf

        華為的數(shù)字化轉型方法論

        華為如何實施數(shù)字化轉型(附PPT)

        超詳細280頁Docker實戰(zhàn)文檔!開放下載

        華為大數(shù)據(jù)解決方案(PPT)

        瀏覽 45
        點贊
        評論
        收藏
        分享

        手機掃一掃分享

        分享
        舉報
        評論
        圖片
        表情
        推薦
        點贊
        評論
        收藏
        分享

        手機掃一掃分享

        分享
        舉報
        1. <strong id="7actg"></strong>
        2. <table id="7actg"></table>

        3. <address id="7actg"></address>
          <address id="7actg"></address>
          1. <object id="7actg"><tt id="7actg"></tt></object>
            欧美日韩精品一区二区三区蜜桃 | 成人精品一区日本无码网站suv | 国产欧美视频在线播放 | 手机无码在线观看 | 真人无遮挡毛片免费视频 | 特黄AAAAAAAAA真人毛片 | 少妇老师观音坐莲好爽91 | 极品少妇XXXX精品少妇偷拍 | 欧美黑人巨大久久久精品一区 | 精品无人乱码一区二区三区无限看 |